Front End of Line (FEOL): Mete fondasyon an

Devan, mitan ak dèyè nan liy pwodiksyon semi-conducteurs manifakti

Pwosesis fabrikasyon semi-kondiktè a ka apeprè divize an twa etap:
1) Devan fen liy lan
2) mitan fen liy
3) Retounen fen liy

Semiconductor liy pwodiksyon manifakti

Nou ka sèvi ak yon senp analoji tankou bati yon kay pou eksplore pwosesis konplèks nan fabrikasyon chip:

Devan liy pwodiksyon an se tankou mete fondasyon an ak bati mi yo nan yon kay. Nan manifakti semi-conducteurs, etap sa a enplike nan kreye estrikti debaz yo ak tranzistò sou yon wafer Silisyòm.

 

Etap kle nan FEOL:

1.Netwayaj: Kòmanse ak yon wafer mens Silisyòm epi netwaye li pou retire nenpòt enpurte.
2.Oksidasyon: grandi yon kouch diyoksid Silisyòm sou wafer la pou izole diferan pati nan chip la.
3.Fotolitografi: Sèvi ak fotolitografi pou grave modèl sou wafer la, ki sanble ak trase plan ak limyè.
4.Etching: Etch lwen diyoksid Silisyòm vle revele modèl yo vle.
5.Doping: Entwodwi enpurte nan Silisyòm nan chanje pwopriyete elektrik li yo, kreye tranzistò, blòk yo bilding fondamantal nan nenpòt chip.

 

Mid End of Line (MEOL): Konekte pwen yo

Fen mitan liy pwodiksyon an se tankou enstale fil elektrik ak plonbri nan yon kay. Etap sa a konsantre sou etabli koneksyon ant tranzistò yo ki te kreye nan etap FEOL la.

 

Etap kle nan MEOL:

1.Depo Dielectric: Depoze kouch izolasyon (yo rele dielectrics) pou pwoteje tranzistò yo.
2.Fòmasyon kontak: Fòm kontak pou konekte tranzistò yo youn ak lòt ak mond lan deyò.
3.Interconnect: Ajoute kouch metal yo kreye chemen pou siyal elektrik, menm jan ak fil elektrik yon kay asire pouvwa san pwoblèm ak koule done.

 

Retounen Fen liy (BEOL): Finiting Touches

Dèyè liy pwodiksyon an se tankou ajoute dènye manyen yo nan yon kay-enstale enstalasyon, penti, epi asire tout bagay mache. Nan fabrikasyon semi-conducteurs, etap sa a enplike nan ajoute kouch final yo ak prepare chip la pou anbalaj.

 

Etap kle nan BEOL:

1.Anplis kouch metal: Ajoute plizyè kouch metal pou amelyore entèkoneksyon, asire chip la ka okipe travay konplèks ak gwo vitès.
2.Pasivasyon: Aplike kouch pwoteksyon pou pwoteje chip la kont domaj nan anviwònman an.
3.Tès: Simèt chip la nan tès solid pou asire ke li satisfè tout espesifikasyon.
4.Dicing: Koupe wafer la nan bato endividyèl, chak pare pou anbalaj ak itilize nan aparèy elektwonik.

Semicera se yon manifakti OEM dirijan nan Lachin, dedye a bay valè eksepsyonèl nan kliyan nou yo. Nou ofri yon seri konplè de bon jan kalite pwodwi ak sèvis, tankou:

1.CVD SiC kouch(Epitaksi, pati koutim CVD-kouvwi, kouch pèfòmans-wo pou aplikasyon pou semi-conducteurs, ak plis ankò)
2.CVD SiC Bulk Pati(Etch bag, bag konsantre, konpozan SiC koutim pou ekipman semi-conducteurs, ak plis ankò)
3.CVD TaC kouvwi Pati(Epitaksi, kwasans wafer SiC, aplikasyon pou wo-tanperati, ak plis ankò)
4.Pati Graphite(Bat grafit, konpozan grafit koutim pou tretman wo-tanperati, ak plis ankò)
5.Pati SiC(Bato SiC, tib founo SiC, konpozan SiC koutim pou pwosesis materyèl avanse, ak plis ankò)
6.Pati Quartz(Bato kwatz, pati kwatz koutim pou endistri semi-conducteurs ak solè, ak plis ankò)

Angajman nou an pou ekselans asire nou bay solisyon inovatè ak serye pou divès endistri, tankou fabrikasyon semi-conducteurs, pwosesis materyèl avanse, ak aplikasyon gwo teknoloji. Avèk yon konsantre sou presizyon ak bon jan kalite, nou dedye a satisfè bezwen yo inik nan chak kliyan.


Lè poste: Dec-09-2024